|
閹垛偓閺堫垱鏋冩惔鎾活浕妞わ拷
|
缂傛牜鈻�
|
IC
|
閺呮湹缍嬬粻锟�
|
缁崘袙
|
娑擃參顣�
|
閸忚泛鐣�
|
閻㈠灚绨�
|
閸╄櫣顢�
|
閻絻鍓�
|
閺冪姷鍤�
|
濞戝弶娅�
|
瀵邦喗灏�
|
缁岄缚鐨�
|
閹靛婧€
|
|
閻戭厽鎸夐崳锟�
|
閻㈤潧濮╂潪锟�
|
LED鐏烇拷
|
閻掑﹥婧€
|
您现在的位置: 华玉生活网 >> 技术文库 >> 无线 >> 正文>> 繁体中文

嵌入式POLDC/DC转换器设计,嵌入式系统,48V背板,POL,DC/DC转换器

大多数嵌入式系统都是通过48V背板供电的。这个电压通常要降为更低的12V或5V中间电压,以向系统内的电路板供电。然而,在这些电路板上,大多数电路都要求供电电压范围在0.8V~3.3V,电流范围为几十mA至几十A。因此,需要负载点(POL)DC/DC转换器对12V或5V降压,以获得所需的电压和电流值。在这类系统中,空间较小,难得有冷却系统,因此,就任何POL转换器而言,具有小体积和高效率都极为重要。此外,很多微处理器和DSP都同时需要内

大多数嵌入式系统都是通过48V背板供电的。这个电压通常要降为更低的12V或5V中间电压,以向系统内的电路板供电。然而,在这些电路板上,大多数电路都要求供电电压范围在0.8V~3.3V,电流范围为几十mA至几十A。因此,需要负载点(POL)DC/DC转换器对12V或5V降压,以获得所需的电压和电流值。

在这类系统中,空间较小,难得有冷却系统,因此,就任何POL转换器而言,具有小体积和高效率都极为重要。此外,很多微处理器和DSP都同时需要内核电源和I/O电源,这两种电源在启动时必须排序。设计师必须考虑在加电和断电操作时内核与I/O电源的相对电压和时序,以满足制造商的要求。如果电源排序不恰当,就可能出现闭锁或过大的电流消耗,这有可能导致微处理器I/O端口损坏或存储器、PLD、FPGA、数据转换器等器件的I/O端口损坏。为了确保在内核电压恰当偏置之前不驱动I/O负载,必须跟踪内核和I/O电源电压。

尽管就任何给定DC/DC转换器而言,启动和停机跟踪都可以从外部实现,但是不同系统的电源排序要求却各不相同。其解决方案包括:采用可通过可编程接口配置或用外部组件配置的专用标准产品(ASSP)、基于微控制器的可编程解决方案和FPGA解决方案。

功能丰富的芯片可实现更高的灵活性

在嵌入式系统中,跟踪或排序不良的后果常常是使器件产生不可修复的损坏。FPGA、PLD、ASIC、DSP和微处理器一般都将二极管作为ESD保护组件,放置在内核电源和I/O电源之间。如果电源违反了跟踪要求并使保护二极管处于正向偏置状态,那么器件就有可能损坏。

电压排序、跟踪和裕度控制已经成为DC/DC转换器模块的常见功能,但是这些功能在DC/DC控制器芯片中却不常见。凌力尔特公司的同步降压型控制器LTC3770具有上述三种电源管理功能。LTC3770还有一些与众不同之处,如快速瞬态响应、允许与系统时钟同步的锁相环(PLL)以及高度准确的基准。这款电流模式控制器能够用4V~32V的输入电压工作,可以在电流高达25A时产生降压输出,参见图1。


  • 扩展阅读
  • 上一个文章:
  • 【返回网站首页】 【返回无线】
  • 下一个文章:
  • 【字体: 】【】【发表评论】【加入收藏】【告诉好友】【打印此文
    文章 软件 电影 商品

    相关文章

    本站公告

    • 扫一扫,打赏给我们,谢谢!

      本站2016年12月16日起取消ruida.org.cn域名,该域名正式作废,该域名发布任何信息与本站无关。


      启用ruida.orghy928.net域名;

      瑞达网,瑞达科技网宣

    网友评论:(只显示最新10条。评论内容只代表网友观点,与本站立场无关!)
        没有任何评论

    | 服务声明 | 充值中心| 华安五金电器 | 收费标准| 论坛| 留言| 实用查询| 会员中心| 下载帮助| 设为首页|

    技术支持:瑞达科技 即时交谈QQ:237013889 QQ群:13810759 E-Mail:237013889@qq.com
    非盈利网站,如有侵权,请来信来电告知,第一时间处理,谢谢!
    桂ICP备17008104号 华玉生活网网站统计
    tj